# Memoria Técnica del Proyecto 2

Arquitectura y Organización de Computadores 2

2º curso, Grado de Ingeniería en Informática, 2018-2019

## Índice de contenidos

| 1. | Diseño del sistema                                | 3  |
|----|---------------------------------------------------|----|
|    | Modificación del hardware                         |    |
|    | 2.1 Señal Mem_Ready                               |    |
|    | 2.2 Contadores de rendimiento                     |    |
| 3. | Diagrama de estados                               | 5  |
| ;  | 3.1 Descripción algorítmica                       | 7  |
| 4. | Verificación del correcto funcionamiento          | ٤  |
| 5. | Conclusión y gestión del proyecto                 | 12 |
| ΑN | IEXO I: Documentación aportada por los profesores | 13 |

#### 1. Diseño del sistema

El sistema implementado, sustituye la memoria de datos del procesador MIPS por una memoria cache y una memoria principal, conectadas entre sí a través de un bus semi-síncrono basado en el bus PCI.

La MC es de emplazamiento directo, escritura con actualización inmediata y política write\_around en fallo de escritura. Es decir, en caso de ser:

- Read hit: devuelve la palabra de la MC.
- Read miss: MP transfiere el bloque a MC y se guarda en la MC y devuelve la palabra.
- Write hit: actualiza la palabra en la MC y en la MP.
- Write miss: escribe la palabra en la MP.

El controlador de la memoria cache (se trata más adelante) recibe las solicitudes del MIPS. Si puede, las responde con los datos almacenados en la citada MC. En caso contrario, realiza las transferencias necesarias por el bus con la memoria principal. El procesador MIPS no podrá avanzar hasta que haya terminado la transferencia.

Por último, para llevar el control de las causas que perjudican al rendimiento (dónde se pierden más ciclos por paradas en el programa) se utilizan varios contadores, tanto en el MIPS como en la MC.

#### 2. Modificación del hardware

Se modifica el fichero del procesador MIPS tal y como se indica en el documento de texto proporcionado por los profesores. Se adjunta como **Anexo I**.

#### 2.1 Señal Mem Ready

La señal Mem\_Ready evita que el procesador MIPS ejecute su siguiente instrucción en caso de que se esté procesando una transferencia por el bus. Para impedir esto, hay que modificar la señal load\_PC <= '1' when (avanzar\_ID and Mem\_ready)='1' else '0'. Es decir, si Mem\_Ready vale 0 significa que no puede cargarse la siguiente instrucción.

Debido a la posible anticipación de operandos en las instrucciones posteriores, también es necesario parar el procesador en la etapa de escritura. Para mayor legibilidad del código se ha creado una señal nueva, MemRegWrite <= '0' when Mem\_ready = '0' else RegWrite\_MEM, que corresponderá al valor de RegWrite\_MEM del Banco\_MEM\_WB.

#### 2.2 Contadores de rendimiento

Se han añadido en total 9 contadores al sistema: 3 en la MC, 6 en el procesador MIPS. Los de la MC se incrementan según las señales inc\_rm, inc\_wm y inc\_wh de la unidad de control de la MC, siendo respectivamente fallos de lectura, fallos de escritura y aciertos de escritura.

En cuanto a los contadores del MIPS, se incrementan cuando:

- cont ciclos: siempre.
- cont paradas control: hay un error de predicción en el salto.
- cont\_paradas\_datos: avanzar\_ID vale 0 (hay riesgos de datos).
- cont paradas memoria: depende del valor de Mem ready (not Mem ready).
- cont mem reads: detecta que la instrucción es un LW.
- cont\_mem\_writes: detecta que la instrucción es un SW.

## 3. Diagrama de estados

Para una mejor comprensión se han separado los distintos casos que se pueden dar : fallos y aciertos de lecturas y escrituras. Los estados son los mismos en todos los casos. El diagrama de estados es de tipo Mealy para de esta manera reducir un ciclo el tiempo de respuesta.

El caso general de no realizar ninguna acción está presente en las tres figuras. Por lo tanto ni se lee ni se escribe y por ende se mantiene en el mismo estado (Inicio) y ready=1.

#### La figura 1 representa el acierto y fallo en lectura:

- a) Si es acierto, significa que el dato que queremos obtener está en la MC y por tanto solo habría que leerlo en el mismo ciclo (MC\_RE=1).
- b) Si resulta ser fallo en lectura:
- Se activa la señal frame para indicar al MIPS que no puede avanzar, el bloque que se va a actualizar en la MC vendrá de la MP, así que mux\_origen=1, se envía al bus la dirección del bloque (block\_addr=1) y aumenta el contador de fallos de lectura.
- Se mantiene en el estado read\_wr mandando la dirección hasta que el esclavo active la señal bus\_DevSel (que indica que el esclavo ha reconocido la dirección) y pasa al estado siguiente, r\_w\_transferencia, dejando de enviar la dirección de bloque.
- Mientras la MP no esté preparada (bus\_TRDY=0), MC espera. Una vez TRDY se active, el esclavo comenzará a enviar los datos del bloque a través del bus. Cuando llegue a la última palabra del bloque, pasará al estado r\_w\_lastword.
- Del último estado pasa al inicial sin ninguna condición, indicando que la transferencia ha terminado (frame=0), se actualizan las etiquetas de la MC y se señala que se ha reemplazado el bloque en memoria cache.



Para el caso de la figura 2 y 3 se ha añadido una nueva señal w\_reset, que reinicia el contador de palabras transferidas, ya que en estos dos casos solo es necesario transmitir una palabra.

#### La figura 2 representa los aciertos en escritura:

- Al ser un acierto se tendrá que actualizar la MC (MC\_WE=1) y la MP (MC\_bus\_Rd\_Wr=1), enviaremos la dirección de la palabra e incrementaremos el contador por write hit.
- Se mantiene en el estado read\_wr mandando la dirección hasta que el esclavo active la señal bus\_DevSel (indica que el esclavo ha reconocido la dirección) y pasa al estado siguiente, r\_w\_transferencia, dejando de enviar la dirección.
- Mientras la MP no esté preparada (bus\_TRDY=0), MC espera. Una vez TRDY se active, el esclavo recibirá la palabra, la escribirá y reiniciará el contador de palabras a 0 (w\_reset=1).
- Del último estado pasa al inicial sin ninguna condición, indicando que la transferencia ha terminado (frame=0), y vuelve a poner w\_reset a 0.



La **figura 3** representa los fallos en escritura. Al ser un fallo, solo se actualizará el dato en la memoria principal (MC\_bus\_Rd\_Wr=1), se enviará la dirección de la palabra y aumentará el contador de write miss. El resto de los estados hacen lo mismo que en el caso anterior.



### 3.1 Descripción algorítmica

- Acierto de lectura: necesita solo 1 ciclo para realizarse.
- Fallo de lectura: se necesita llevar el bloque de 4 palabras de MP a MC, por tanto necesita 1 ciclo para procesar que tipo de evento es y CrB(MP). Siendo CrB(MP)= 7 (ciclos para la primera palabra) + 3\*2 (el nº de palabras restantes por el número de ciclos que se tarda en procesar cada una).
- Acierto de escritura: escribe una palabra en MC y en MP. Necesita 1 ciclo para procesar el evento y CwW(MC)+CwW(MP). Siendo CwW(MC)= 1 (ciclo que tarda en escribir en MC) y CwW(MP)= 6 (ciclos que tarda en escribir la palabra en MP).
- **Fallo de escritura:** escribe la palabra solo en MP (política write\_around). Necesita 1 ciclo para procesar el evento y CwW(MP)= 7 (ciclos que tarda en escribir la palabra en MP).

A partir de este algoritmo, podemos deducir que la fórmula de los ciclos efectivos sería:

$$C_{\text{ef}} = 1 + \frac{\sum rm \cdot (CrB(MP) + 1)}{\sum R} + \frac{\sum wh \cdot (CwW(MC) + CwW(MP) + 1)}{\sum R} + \frac{\sum wm \cdot (CwW(MP) + 1)}{\sum R}$$

#### 4. Verificación del correcto funcionamiento

Para comprobar que el diseño del controlador funciona correctamente para todos los casos posibles, se ha programado un banco de pruebas (fichero "testbench\_verificacion") que consiste en:

- 1. Fallo de lectura en el conjunto 0.
- 2. Acierto de lectura en el conjunto 0.
- 3. Fallo de escritura en el conjunto 1.
- 4. Fallo de lectura en el conjunto 3.
- 5. Fallo de lectura en el conjunto 2.
- 6. Acierto de escritura en el conjunto 2.
- 7. Acierto de escritura en el conjunto 0.

Quedando los contadores de la siguiente manera:

| Read miss  | 3 |
|------------|---|
| Write miss | 1 |
| Write hit  | 2 |











Por último, para confirmar que los contadores del procesador MIPS detectan cada parada y referencia a memoria, se ha implementado un pequeño programa finito en el que aparecen todos los casos posibles que se pueden llegar a dar (riesgos de datos, riesgos de control, etc).

El programa se encuentra en el fichero "memoriaRAM\_I\_Test\_contadores".

| 1 |      | LW R0,0(R0)    |
|---|------|----------------|
| 2 |      | LA R1,4(R0)    |
| 3 |      | BEQ R1,R2,BUC1 |
| 4 | BUC1 | SW R0,8(R2)    |
| 5 |      | ADD R2,R2,R1   |
| 6 |      | ADD R1,R3,R3   |
| 7 |      | BEQ R1,R1,BUC2 |
| 8 | BUC2 | NOP            |

En la línea 1 detecta un mem\_read y las paradas necesarias de la memoria (que son 13).

Riesgo de datos entre la línea 1 y 2 con el registro RO.

Riesgos de datos entre la línea 2 y 3 con el registro R1 y riesgo de control al predecir mal el salto (no tomado).

En la línea 4 aumenta el contador de mem\_write y el de las paradas de memoria (que son 7).

Riesgos de datos entre las líneas 5, 6 y 7 con el registro R1 y otro riesgo de control debido a una predicción errónea (salto tomado).

Quedando los contadores de la siguiente manera:

| Paradas de control | 2  |
|--------------------|----|
| Paradas de datos   | 3  |
| Paradas de memoria | 20 |
| Mem reads          | 1  |
| Mem writes         | 1  |

## 5. Conclusión y gestión del proyecto

Los dos proyectos que se han tenido que realizar durante este curso, han ayudado de manera importante a comprender de una manera mucho más detallada el funcionamiento del procesador estudiado y el uso de la memoria cache para disminuir los tiempos de las instrucciones de acceso a memoria. Al poder verse los efectos plasmados en una pantalla, ha ayudado bastante a interpretar cómo se distribuyen los datos.

Una calificación acorde con el esfuerzo que ha supuesto el desarrollo y comprensión de la asignatura, tanto cuestiones prácticas como teóricas, podría calificarse con un notable.

| Estudio de los fuentes                 | 4h    |
|----------------------------------------|-------|
| Diseño inicial de la unidad de control | 3h    |
| Depuración y ajustes                   | 15h   |
| Memoria                                | 4h    |
| TOTAL                                  | = 26h |

## **ANEXO I: Documentación aportada por los profesores**

Para ello hay que quitar el componente

En la P2 hay que trabajar con el procesador de la P1 pero sustituyendo el componente de memoria de datos por el la nueva jerarquía de memoria con MC y MD conectados por un bus.

```
component memoriaRAM_D is port (
               CLK: in std_logic;
               ADDR: in std_logic_vector (31 downto 0); --Dir
    Din: in std_logic_vector (31 downto 0);--entrada de datos para el puerto de escritura
                              -- write enable
    WE: in std_logic;
               RE: in std_logic;
                                             -- read enable
               Dout : out std_logic_vector (31 downto 0));
end component;
y sustituirlo por
component MD_mas_MC is port (
                CLK: in std logic;
                reset: in std_logic;
                ADDR: in std_logic_vector (31 downto 0); --Dir solicitada por el Mips
     Din: in std_logic_vector (31 downto 0);--entrada de datos desde el Mips
     WE: in std_logic;
                              -- write enable del MIPS
                RE: in std_logic;
                                             -- read enable del MIPS
                Mem_ready: out std_logic; -- indica si podemos hacer la operación solicitada
en el ciclo actual
                Dout : out std_logic_vector (31 downto 0) --dato que se envía al Mips
                ); --salida que puede leer el MIPS
end component;
Lo mismo al instanciarlo. Hay que sustituir:
Mem D: memoriaRAM D PORT MAP (CLK => CLK, ADDR => ALU out MEM, Din =>
BusB_MEM, WE => MemWrite_MEM, RE => MemRead_MEM, Dout => Mem_out);
```

```
por
```

```
Mem D: MD mas MC PORT MAP (CLK => CLK, reset => reset, ADDR => ALU out MEM, Din =>
BusB_MEM, WE => MemWrite_MEM, RE => MemRead_MEM, Mem_ready => Mem_ready,
Dout => Mem out);
Tambien hay que declarar la señal Mem_ready
signal Mem ready: std logic;
Después debéis usar la señal Mem_ready para parar el procesador cuando corresponda.
A parte hay que añadir los contadores.
Para ello hay que incluir el componente counter:
component counter is
  Port ( clk : in STD_LOGIC;
     reset: in STD_LOGIC;
     count_enable: in STD_LOGIC;
     load: in STD_LOGIC;
     D_in : in STD_LOGIC_VECTOR (7 downto 0);
                count : out STD_LOGIC_VECTOR (7 downto 0));
end component;
e instanciar un contador para cada métrica que queramos medir:
cont ciclos: counter port map (clk => clk, reset => reset, count enable => '1', load=> '0', D in
=> "00000000", count => ciclos);
cont paradas control: counter port map (clk => clk, reset => reset, count enable =>
inc_paradas_control, load=> '0', D_in => "00000000", count => paradas_control);
cont paradas datos: counter port map (clk => clk, reset => reset, count enable =>
inc_paradas_datos, load=> '0', D_in => "00000000", count => paradas_datos);
cont_paradas_memoria: counter port map (clk => clk, reset => reset, count_enable =>
inc_paradas_memoria, load=> '0', D_in => "00000000", count => paradas_memoria);
cont_mem_reads: counter port map (clk => clk, reset => reset, count_enable =>
inc mem reads, load=> '0', D in => "00000000", count => mem reads);
cont mem writes: counter port map (clk => clk, reset => reset, count enable =>
```

inc\_mem\_writes, load=> '0', D\_in => "00000000", count => mem\_writes);

Además hay que declarar las señales:

signal ciclos, paradas\_control, paradas\_datos, paradas\_memoria, mem\_reads, mem\_writes: std\_logic\_vector(7 downto 0);

signal inc\_paradas\_control, inc\_paradas\_datos, inc\_paradas\_memoria, inc\_mem\_reads, inc\_mem\_writes: std\_logic;